课程设计理念
-
夯实基础
课程设置分两大部分:基础部分和大项目部分。其中基础部分主要让学员掌握FPGA设计的基本技能,很多人说为啥大纲没有涉及语法学习?实践证明一味学习语法很浪费时间。明德扬的课程设置把语法学习参透在各阶段的知识点上,用到才学,只学有用的。计数器、状态机、FIFO、时序等,这些都是FPGA研发最基础要了解的知识点,所以明德扬在基础阶段学习设置了很多练习来巩固这些方面的知识
-
由浅入深
我们的学生大多数是零基础,我们采用由浅入深的项目练习来巩固基础知识点,培养学员思考能力。做研发最重要的还是思维,“授人以鱼不如授人以渔”。学员通过项目练习掌握至简设计法设计技巧同时形成如何思考、如何解决问题的能力。学生通过练习形成自己的知识体系,最终掌握知识点的应用方法。
-
真实案例
课程的目标是学生灵活运用所学知识进行企业项目开发,我们会针对知识点的不同特性设计贴近企业项目的案例,案例的选材是从真实的企业项目中提取,需要根据知识点的特性来设计案例的内容,从而实现学完知识点后独立完成案例的目标。当学生独立完成案例的开发基本就具备了企业项目开发的基础,最后学生通过阶段综合案例、项目实战达到融会贯通。
课程主要以至简设计法为主线,除了教会学员FPGA基础技能,还教会很多FPGA设计技巧。以企业普遍项目技能学习,只教实用和干货的技能
学技术就是以应用为主,本课程以20%+80%实践训练为主,培养学员的独立思考能力,在项目实践中学习和掌握
全日制脱产,老师面授,(实际培训时间可能因法定节假日等因素发生变化)
一、0基础0经验的小白 二、要转行的社会工作者 三、需要作提高的工作者
掌握至简设计法技巧、掌握FPGA相关应用技能、形成独立开发能力,能达到FPGA应用研发工程师水平
消费类电子、工业控制、军工企事业、电信/网络/通讯、航空航天、汽车电子、医疗设备、仪器仪表等行业。
据明德扬毕业学员统计,应届学员平均达到8000元/月(税后)。工作2到3年 薪资达15K-20K/月
完成大纲全部知识,一般3个月
开班详情可询咨询老师 点击咨询
自带电脑
就业班学费价格详情(每期开班座位有限,预报名可优先享有占座特权哦!)
序号 | 项目内容 | 序号 | 项目内容 |
---|---|---|---|
1 |
至简设计法-计数器训练 |
35 |
千兆网接口-GMII接口设计 |
2 |
至简设计法-四段式状态机训练 |
36 |
千兆网接口-MAC层协议 |
3 |
至简设计法-FIFO使用训练 |
37 |
以太网IP核时钟管理、初始化流程和应用方法 |
4 |
FPGA开发流程 |
38 |
以太网报文的结构 |
5 |
测试文件循环激励产生 |
39 |
ARP请求包文、响应包文的设计和解析 |
6 |
自动对比仿真的实现 |
40 |
UDP协议的实现 |
7 |
UART协议和实现 |
41 |
ICMP协议的实现 |
8 |
VGA时序原理和接口设计 |
42 |
检验码原理以及CRC的实现 |
9 |
高速SPI接口设计 |
43 |
以太网调试工具-小兵测试仪应用 |
10 |
SCCB/IIC接口设计 |
44 |
以太网抓包工具-wireshark应用 |
11 |
边沿检测方式 |
45 |
以太网包文检测器的设计 |
12 |
拼接移位运算方法 |
46 |
以太网包文丢包机制 |
13 |
串并转换和并串转换的设计 |
47 |
以太网包文高效传输机制 |
14 |
调用PLL来倍频和分频 |
48 |
原码、反码和补码的转换 |
15 |
RAM的读写技巧 |
49 |
基于补码的加减法、乘法运算 |
16 |
RAM的高级数据拼接技巧 |
50 |
FPGA中实现小数运算 |
17 |
RAM文件初始化 |
51 |
卷积的实现方法 |
18 |
SOBEL边缘算法实现 |
52 |
信号发生器的设计 |
19 |
图像滤波的设计技巧 |
53 |
FPGA时序原理 |
20 |
摄像头采集的设计技巧 |
54 |
FPGA的时钟、端口和内部约束 |
21 |
动态图像乒乓缓存的实现方法 |
55 |
明德扬时序约束方法表 |
22 |
图像缩放、旋转的实现技巧 |
56 |
时序约束训练—四大工程的约束方法 |
23 |
PC和FPGA的数据传输和控制机制 |
57 |
时序约束的错误解决方法 |
24 |
数据手册阅读方法 |
58 |
跨时钟域处理原理 |
25 |
SDRAM初始化实现 |
59 |
傅立叶变换原理和实际应用 |
26 |
SDRAM的仲裁机制设计 |
60 |
DFT的原理、应用和局限 |
27 |
SDRAM BURST传输实现读写方法 |
61 |
FFT的原理 |
28 |
四段式状态机实现SDRAM的存储控制 |
62 |
FFT蝶形运算结构的实现 |
29 |
DDR2 IP核的使用 |
63 |
512点的频谱仪逻辑实现 |
30 |
用MODELSIM仿真DDR2 |
64 |
工作岗位1个月辅导 |
31 |
DDR2的上板调试 |
65 |
500万像素摄像头配置和采集 |
32 |
DDR2的应用案例—边缘检测 |
66 |
图像伽码校正、增益控制的实现 |
33 |
LVDS IP核的应用 |
67 |
图像千兆网传输GVSP协议的实现 |
34 |
千兆网接口PHY芯片的应用 |
68 |
图像SDRAM存储控制 |