明德扬网络班课程大纲
课程主要以至简设计法为主线,除了教会学员FPGA基础技能,还教会很多FPGA设计技巧。以企业普遍项目技能学习,只教实用和干货的技能
学技术就是以应用为主,本课程以20%+80%实践训练为主,培养学员的独立思考能力,在项目实践中学习和掌握
以项目训练为主,老师辅导为核心,“工程师教学”模式;远程在线指导学员。
分为三个阶段:基础阶段学习、项目阶段学习、毕设阶段学习
基础阶段:学习计数器、状态机、软件、调试技巧等FPGA基础。目标:学会fpga应用基础,达到给出功能就能做出设计
项目阶段:学员完成至少5个项目,目标:让学员熟练掌握FPGA设计技巧、巩固FPGA应用基础,汲取项目实习经验。
毕设阶段:对于学生:指导完成毕业设计;对于工作者:指导工作中的项目
一、0基础0经验的小白 二、要转行的社会工作者 三、需要作提高的工作者
掌握至简设计法技巧、掌握FPGA相关应用技能、形成独立开发能力,能达到FPGA应用研发工程师水平
消费类电子、工业控制、军工企事业、电信/网络/通讯、航空航天、汽车电子、医疗设备、仪器仪表等行业。
据明德扬毕业学员统计,应届学员平均达8000元/月。工作2到3年 薪资达15K-20K/月
看个人接受能力,进度是个人控制的。如果每天固定投入2-3小时,一般3个半月可以完结课程。当然越勤快进度就越快。
开班详情可询咨询老师 点击咨询
序号 | 项目内容 | 序号 | 项目内容 |
---|---|---|---|
1 |
至简设计法-计数器训练 |
35 |
ICMP协议的实现 |
2 |
至简设计法-四段式状态机训练 |
36 |
TCP IP协议 |
3 |
至简设计法-FIFO使用训练 |
37 |
检验码原理以及CRC的实现 |
4 |
FPGA开发流程 |
38 |
以太网调试工具-小兵测试仪应用 |
5 |
测试文件循环激励产生 |
39 |
以太网抓包工具-wireshark应用 |
6 |
自动对比仿真的实现 |
40 |
以太网包文检测器的设计 |
7 |
UART协议和实现 |
41 |
以太网包文丢包机制 |
8 |
VGA时序原理和接口设计 |
42 |
以太网包文高校传输机制 |
9 |
高速SPI接口设计 |
43 |
原码、反码和补码的转换 |
10 |
SCCB/IIC接口设计 |
44 |
基于补码的加减法运算 |
11 |
边沿检测方式 |
45 |
信号发生器的设计 |
12 |
拼接移位运算方法 |
46 |
FPGA时序原理 |
13 |
串并转换和并串转换的设计 |
47 |
FPGA的时钟、端口和内部约束 |
14 |
调用PLL来倍频和分频 |
48 |
明德扬时序约束方法表 |
15 |
RAM的读写技巧 |
49 |
时序约束训练-四大工程的约束方法 |
16 |
RAM的高级数据拼接技巧 |
50 |
时序约束的错误解决方法 |
17 |
RAM文件初始化 |
51 |
跨时钟域处理原理 |
18 |
SOBEL边缘算法实现 |
52 |
时序报表解读 |
19 |
图像滤波的设计技巧 |
53 |
随路时钟方法 |
20 |
摄像头采集的设计技巧 |
54 |
流水线设计 |
21 |
动态图像乒乓缓存的实现方法 |
55 |
如何阅读他人代码 |
22 |
数据手册阅读方法 |
56 |
上板、仿真工具的应用 |
23 |
SDRAM初始化实现 |
57 |
|
24 |
SDRAM的仲裁机制设计 |
58 |
|
25 |
SDRAM BURST传输实现读写方法 |
59 |
|
26 |
DDR2 IP核的生成 |
60 |
|
27 |
用MODELSIM仿真DDR2 |
61 |
|
28 |
千兆网接口PHY芯片的应用 |
62 |
|
29 |
千兆网接口-GMII接口设计 |
63 |
|
30 |
千兆网接口-MAC层协议 |
64 |
|
31 |
以太网IP核时钟管理、初始化流程和应用方法 |
65 |
|
32 |
以太网报文的结构 |
66 |
|
33 |
ARP请求包文、响应包文的设计和解析 |
67 |
|
34 |
UDP协议的实现 |
68 |
|